





# Inorder Pipelined סימולטור למעבד

# מדריך למשתמש

#### טבלת שינויים

| אחראי        | תאריך      | מותאם לגרסא | תאור השינוי | מס' שינוי |
|--------------|------------|-------------|-------------|-----------|
| & גרי סלבין  | 21.01.2017 | 1.0         | פתיחת       | 1         |
| מיכאל באגאטי |            |             | המסמך, גרסא |           |
|              |            |             | ראשונית     |           |
|              |            |             |             | 2         |
|              |            |             |             | 3         |

# תוכן עניינים

| 3 | הקדמה                    | .1 |
|---|--------------------------|----|
| 4 | אופן שימוש               | .2 |
| 4 | פתיחת הסימולטור:         | •  |
| 5 | הטענת זכרון הפקודות:     | •  |
| 7 | הטענת שאר הזכרונות:      | •  |
|   | הרצת התכנית:             | •  |
| 9 | נספח רשימת פקודות חוקיות | .3 |

### 1. הקדמה

סימלטור זה נבנה בתור פרוייקט ב' של סטודנטים מן הפקולטה.

מטרתו היא לאפשר **לכם**, הסטודנטים להנדסת חשמל להעמיק בנושא התכן הלוגי באמצעות הדגמה של פעולת מעבד MIPS מסוג Pipeline שעליו אתם לומדים בקורס הנ"ל.

כידוע לכם, כמו בכל פרוייקט או בכל תוכנה עלולים לצוץ בעיות שאנחנו, המפתחים, לא ציפינו להם. לכן, נשמח תוכלו להפנות את תשומת לבנו (או במילים אחרות, תשומת לב אחראי המעבדה לVLSI) בכל באג שתמצאו בגרסא הנוכחית כדי שנוכל לתקן אותו במהרה.

למתעניינים: הפרוייקט נבנה באמצעות 2 כלים עיקריים:

.C++ שבה נכתב הקוד בשפת - Visual Studio 2017 Community



- QT 5.9.1 – הממשק הגרפי שאיתו עוצבה התוכנית.



### 2. אופן שימוש

• פתיחת הסימולטור: לתחילת הסימולטור יש לפתוח את קובץ ההרצה MIPS Simulator.exe. כעת יפתח החלון הראשי של הסימולטור.



החלון הראשי מציג את כל אפשרויות ההפעלה של הסימולטור וכן כפתורים לפתיחת חלונות נוספים.

#### אפשרויות סימון ותצוגה:

hazard forwarding.1 – בעת סימון אפשרות זאת הסימולטור ישתמש במנגנון טיפול בHazards על ידי hazard forwarding.1 במידה ולא יסומן, הטיפול בHazards יהיה על ידי דחיפת פקודות NOP בין הפקודות שביניהן יהיה

- 2. Registers/Memory כאשר תיבה זאת מסומנת, במהלך ריצת הסימולטור יסומנו שינויים ברגיסטרים/בזיכרון ( בהתאם Registers/Memory .2 לסימון) בחלון המתאים. כאשר תיבה זאת לא מסומנת, השינויים לא יצבעו בעת ביצוע.
  - .stages window בחלון Hazard בעת סימון תיבה זאת ייצבעו פקודות שביניהן קיים Hazard בעת סימון תיבה באת ייצבעו
    - . מציג את מחזור השעון הנוכחי Current CLK Number .4
      - Current PC .5 מציג את ה Program Counter הנוכחי.

#### אפשרויות הרצה:

- .6 מריץ מחזור שעון אחד של התכנית. Clock
- 7. Run & Clocks # & Cycle Time במידה והמשתמש רוצה להריץ מספר מחזורי שעון ברצף, יכניס המשתמש מספר מחזורי שעון להרצה בחלונית # Clocks וכן יבחר את זמן הריצה של כל מחזור (אם רוצים לעקוב אחר הפקודות שמתבצעות והכתיבות לרגיסטרים וזיכרון יש לבחור זמן מספיק ארוך בכדי שיהיה ניתן לשים לב לשינויים). לאחר בחירת מספר המחזורים וזמן הריצה יש ללחוץ על כפתור Run.
  - 8. Close All –8 סוגר את כל החלונות הפתוחים פרט לחלון הראשי.
  - .9 מאפס את התוכנית (PC, רגיסטרים, זיכרון, מחזור שעון).

#### <u>חלונות:</u>

- About .10 מכיל מידע על התוכנה.
- בד. ארטוט סכמתי של התכן ואת השלבים של המעבד. Stages Window .11
  - Registers Window .12 מכיל את זיכרון הרגיסטרים.
    - Memory Window .13 מכיל את הזיכרון הפיזי.
  - Commands Window .14 מכיל את זכרון הפקודות.
- הטענת זכרון הפקודות: כעת יש לטעון את הפקודות הרצויות לזכרון הפקודות באמצעות חלון זכרון הפקודות. יש ללחוץ על כפתור "Commands Window".



חלון זה שולט על הוספת והסרת פקודות מהסימולטור. פורמט הפקודות צריך להיות כפי שמופיע בנספח. שגיאות בהכנסת הפקודות יוצגו בחלונית ה Commands Log.

#### אפשרויות הוספת פקודות:

1. הוספת פקודות בודדות מחלוו הממשק. לדוגמא:

| Add | add \$0 \$0 \$0 |  |
|-----|-----------------|--|
|     |                 |  |

2. הוספת פקודות מקובץ – קובץ לדוגמא:

```
#C code:

#if ( N%2 == 0 ) N++;

#assembly code:

lw $t0, 0($gp) # fetch N

ori $t0, $t0, 1 # turn on low order bit

sw $t0, 0($gp) # store result in N
```

#### יש לשמור על הכללים הבאים:

- שם הפקודה צריך להיות תקין ומהפקודות הנתמכות המופיעות בנספח.
- פרמטרי הפקודה מופרדים על ידי כל סוג של רווח או פסיק. כמובן שהפרמטרים צריכים להיות תקינים ולפי
   פורמט הפקודה כפי שמופיע בנספח.
  - הערות יתחילו ב #. כל סימון אחר יגרור שגיאה. לאחר הוספת קובץ הפקודות החלון ייראה כך:



ניתן לראות כעת את זיכרון הפקודות וכן בחלונית ה Commands Log ניתן לראות כי כל הפקודות נוספו בהצלחה.

להסרת פקודות ישנן שתי אפשרויות:

- 3. Remove All מסיר את כל הפקודות.
- 4. Remove בעת סימון פקודה מסויימת בחלון, לחיצה על הפתור Remove יסיר את הפקודה המסומנת.

• הטענת שאר הזכרונות: כעת יש לטעון את מצב הרגיסטרים והזכרון ההתחלתיים (תוכלו 'Registers" לדלג על שלב זה אם תרצו להתחיל מרגיסטרים וזכרון מאופס). יש ללחוץ על "Memory Window"

#### :Registers Window חלון



בחלון זה ניתן לראות את מצב הרגיסטרים בזמן ריצת הסימולטור. בתחילת התוכנית ניתן לטעון קובץ רגיסטרים על ידי בחלון זה ניתן לראות את מצב הרגיסטרים בזמן ריצת הסימולטור. בחרמט CSV (הפרדה על ידי פסיק).

#### <u>דוגמת קובץ רגיסטרים:</u>

1,30

2,10 28,5

בטעינת קובץ טסט שיכיל את הדוגמא הנ"ל ייטען לרגיסטר 1 הערך 30, רגיסטר 2 ייטען לערך 10, ורגיסטר 28 לערך 5. להלן חלון הרגיסטרים לאחר טעינת הקובץ לדוגמא:



רגיסטרים שייטענו לערך חדש בתחילת התוכנית ייצבעו בירוק. כמו כן במהלך ריצת הסימולטור, במידה חלונית הסימון Reset בחלון הראשי כל בירוק. בעת לחיצה על כפתור Reset בחלון הראשי כל הרגיסטר ייצבע בירוק. בעת לחיצה על כפתור Reset בחלון הראשי כל הרגיסטרים יאופסו.

#### :Memory Window חלון



חלון זה דומה לחלון הרגיסטרים ומתנהג באותה צורה. לשם טעינת הזיכרון בתחילת התוכנית יש להזין גם כן קובץ בפורמט CSV CSV כלהלן:

1,30

2,10

להלן תמונת הזיכרון לאחר טעינת הקובץ:



הספרה משמאל לפסיק מסמלת את תא הזיכרון, ומשמאל את הערך שייטען. כמו כן הזיכרון כולו של הסימולטור הינו 4MB, אך לטובת התצוגה בסימולטור מוצג רק זיכרון חלקי ולכן שינויים שיבוצעו בתאי זיכרון שמחוץ לגודל הזיכרון שב GUI לא ייראו בממשק המשתמש.

<u>שימו לב:</u> לא ניתן לשנות את זכרון הפקודות/רגיסטרים/זכרון המרכזי במהלך ריצת התכנית אלא רק בפתיחת התכונה/לאחר אתחול התכנית (באמצעות כפתור Reset)!

• הרצת התכנית: כעת אפשר להתחיל להריץ את התכנית באמצעות אפשרויות ההרצה שפורטו בחלון המרכזי.

#### כעת ניתן לראות:

- (Commands Window) עובר בין הפקודות בחלון הפקודות PC
- .Hazards איך הפקודות עוברות במעבד משלב לשלב בחלון השלבים (Stages Window), והאם קיימים (במידה והאפשרות סומנה)
  - איך תאי זכרון/רגיסטרים משתנים בחלונות הזכרון (Memory Window) והרגיסטרים שתנים בחלונות הזכרון (Window) בהתאם לריצת התכנית.

: Type

### Addition:

add rd rs rt

| 0     | rs    | rt    | rd    | 0     | 32    |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: add \$1 \$2 \$3 -> R1 = R2 + R3

### **Subtract:**

sub rd rs rt

| 0     | rs    | rt    | rd    | 0     | 34    |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: sub \$1 \$2 \$3 -> R1 = R2 - R3

### And:

and rd rs rt

| 0     | rs    | rt    | rd    | 0     | 36    |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: and \$1 \$2 \$3 -> R1 = R2 & R3

### Or:

or rd rs rt

| 0     | rs    | rt    | rd    | 0     | 37    |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: or \$1 \$2 \$3 -> R1 = R2 || R3

#### Xor:

xor rd rs rt

|   | 0     | rs    | rt    | rd    | 0     | 38    |
|---|-------|-------|-------|-------|-------|-------|
| Ī | 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: xor \$1 \$2 \$3 -> R1 = R2  $\bigoplus$  R3

### Nor:

nor rd rs rt

| 0     | rs    | rt    | rd    | 0     | 39    |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: add \$1 \$2 \$3 -> R1 = R2 nor R3

# **Set less than:**

slt rd rs rt

| 0     | rs    | rt    | rd    | 0     | 42    |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: slt \$1 \$2 \$3 -> R1 = ((R2 < R3) ? 1:0)

# **Shift left logical:**

sll rd rt shamt

| 0     | rs    | rt    | rd    | shamt | 0     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: sll \$1 \$2 2 -> R1 = R2 << 2

# **Shift right logical:**

srl rd rs shamt

| 0     | rs    | rt    | rd    | shamt | 2     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: srl \$1 \$2 2 -> R1 = R2 >> 2

# **Shift right arithmetic:**

sra rd rs shamt

| 0     | rs    | rt    | rd    | shamt | 3     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: sra \$1 \$2 2 -> R1 = R2 >> 2

# **Shift left logical variable:**

sllv rd rt rs

| 0     | rs    | rt    | rd    | 0     | 4     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: sllv \$1 \$2 \$3 -> R1 = R2 << R3

# **Shift right logical variable:**

srlv rd rt rs

| 0     | rs    | rt    | rd    | 0     | 6     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: srlv \$1 \$2 \$3 -> R1 = R2 >> R3

# Shift right arithmetic variable:

srav rd rt rs

| 0     | rs    | rt    | rd    | 0     | 7     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: srlv \$1 \$2 \$3 -> R1 = R2 >> R3

# Jump and link register:

jalr rs rd

| 0     | rs    | 0     | rd    | 0     | 9     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: jalr \$1 \$2 ->

R2 = PC + 8; PC = (PC & 0xf0000000) | (R1 << 2)

# Jump register:

jr rs

| 0     | rs    | 0     | 0     | 0     | 8     |
|-------|-------|-------|-------|-------|-------|
| 6 bit | 5 bit | 5 bit | 5 bit | 5 bit | 6 bit |

example: jr \$1 -> PC = (PC & 0xf0000000) | (R1 << 2)

: I-Type

# And immediate:

andi rt rs imm

| 12    | rs    | rt    | immidiate |
|-------|-------|-------|-----------|
| 6 bit | 5 bit | 5 bit | 16 bit    |

example: andi \$1 \$2 2 -> R1 = R2 & 2

# Or immediate:

ori rt rs imm

| 13    | rs    | rt    | immidiate |
|-------|-------|-------|-----------|
| 6 bit | 5 bit | 5 bit | 16 bit    |

example: ori \$1 \$2 2 -> R1 = R2 || 2

### Xor immediate:

xori rt rs imm

| 14    | rs    | rt    | immidiate |
|-------|-------|-------|-----------|
| 6 bit | 5 bit | 5 bit | 16 bit    |

example: xori \$1 \$2 2 -> R1 = R2 ⊕ 2

# Load upper immediate:

lui rt imm

| 15    | 0     | rt    | immidiate |
|-------|-------|-------|-----------|
| 6 bit | 5 bit | 5 bit | 16 bit    |

example: lui \$1 2 -> R1 = 2 << 16

### addition immediate:

addi rt rs imm

| 8     | rs    | rt    | immidiate |
|-------|-------|-------|-----------|
| 6 bit | 5 bit | 5 bit | 16 bit    |

example: lui \$1 \$2 2 -> R1 = R2 + 2

### Load word:

lw rt address

| 35    | rs    | rt    | offset |
|-------|-------|-------|--------|
| 6 bit | 5 bit | 5 bit | 16 bit |

example: lw \$1 offset(\$2) 2 -> R1 = Memory[ R2 + offset]

#### **Store word:**

sw rt address

| 43    | rs    | rt    | offset |
|-------|-------|-------|--------|
| 6 bit | 5 bit | 5 bit | 16 bit |

example: sw \$1 offset(\$2) 2 -> Memory[ R2 + offset] = R1

# **Branch on equal:**

beq rs rt offset

| 4     | rs    | rt    | offset |
|-------|-------|-------|--------|
| 6 bit | 5 bit | 5 bit | 16 bit |

example: beq \$1 \$2 offset ->

$$advance_pc_to = ((R1 == R2) ? (offset) : (pc + 4))$$

# **Branch on not equal:**

bne rs rt offset

| 5     | rs    | rt    | offset |
|-------|-------|-------|--------|
| 6 bit | 5 bit | 5 bit | 16 bit |

example: bne \$1 \$2 offset ->

advance\_pc\_to = ((R1 != R2) ? (offset) : (pc + 4))

# **Branch on less than equal zero:**

blez rs offset

| 6     | rs    | 0     | offset |
|-------|-------|-------|--------|
| 6 bit | 5 bit | 5 bit | 16 bit |

example: blez \$1 offset ->

# Branch on greater than equal zero:

bgtz rs offset

| 7     | rs    | 0     | offset |
|-------|-------|-------|--------|
| 6 bit | 5 bit | 5 bit | 16 bit |

example: bgtz \$1 offset ->

advance\_pc\_to = 
$$((R1 \ge 0) ? (offset << 2) : (pc + 4))$$

: J-Type

## Jump:

j target

| 2     | Jump target |
|-------|-------------|
| 6 bit | 26 bit      |

example: j target -> PC = (PC & 0xf0000000) | (target << 2)

# Jump and link:

jal target

| 3     | Jump target |
|-------|-------------|
| 6 bit | 26 bit      |

example: jal target ->

R31 = PC + 8; PC = (PC & 0xf0000000) | (target << 2)

:NOP

Nop:

nop

| 0      |  |
|--------|--|
| 32 bit |  |

example:  $nop \rightarrow R0 = R0 \ll 0$